Modifications

Sauter à la navigation Sauter à la recherche
140 octets ajoutés ,  17 avril 2014 à 20:37
Ligne 19 : Ligne 19 :     
== Le 74HC138 ==
 
== Le 74HC138 ==
The 74HC138; 74HCT138 is a '''high-speed''' Si-gate CMOS device and is pin compatible
+
Le 74HC138 est un décodeur qui accepte une adresse 3 bits (A0, A1 et A3) et qui active l'une des 8 sorties (Y0 à Y7) correspondante.
with Low-power Schottky TTL (LSTTL).
+
 
The 74HC138; 74HCT138 decoder accepts three binary weighted address inputs (A0, A1
+
La sortie Y0 à Y7 activée passe à LOW... et toutes les sorties sont mutuellement exclusives. Vous ne risquez pas d'avoir deux sorties actives en même temps.
and A3) and when enabled, provides 8 mutually exclusive active LOW outputs (Y0 to Y7).
+
 
The 74HC138; 74HCT138 features three enable inputs: two active LOW (E1 and E2) and
+
La sortie Y''x'' et activée uniquement si le module est est activé (ligne ''Enable''). Le 74HC138 dispose de 3 entrées d'activation ''enable''; deux d'entre-elles (E1 et E2) sont active à LOW et la troisième (E3) est active à HIGH.
one active HIGH (E3). Every output is HIGH unless E1 and E2 are LOW and E3 is HIGH.
+
 
This multiple enable function allows easy parallel expansion of the 74HC138; 74HCT138
+
Toutes les sorties sont maintenues à HIGH sauf si E1 & E2 sont à LOW ET E3 est à HIGH. Ces multiples lignes d'activation facilite beaucoup l'utilisation des 74HC138 en parallèle; de 1-à-32 (décodeur de 5 lignes à 32 lignes) avec 4 74HC138.
to a 1-of-32 (5 lines to 32 lines) decoder with just four 74HC138; 74HCT138 ICs and one
  −
inverter.
      
[http://df.mchobby.be/datasheet/74HC_HCT138.pdf Fiche technique] (''NXP.com, pdf, anglais'')
 
[http://df.mchobby.be/datasheet/74HC_HCT138.pdf Fiche technique] (''NXP.com, pdf, anglais'')
29 917

modifications

Menu de navigation