Modifications

Sauter à la navigation Sauter à la recherche
628 octets ajoutés ,  5 mars 2017 à 12:25
Ligne 32 : Ligne 32 :     
Donc une capacitance plus élevé (capacité parasite) limitera aussi la fréquence maximale utilisable sur le bus... parce qu'il faut plus de temps pour que le signal retombe à zero. Cille le signal doit absolument rester "compréhensible" sur le bus il faudra ralentir la cadence pour que tous le monde (comprenez maître et esclaves du bus) puisse voir et détecter les trames de signaux carrés.
 
Donc une capacitance plus élevé (capacité parasite) limitera aussi la fréquence maximale utilisable sur le bus... parce qu'il faut plus de temps pour que le signal retombe à zero. Cille le signal doit absolument rester "compréhensible" sur le bus il faudra ralentir la cadence pour que tous le monde (comprenez maître et esclaves du bus) puisse voir et détecter les trames de signaux carrés.
 +
 +
== Montage ==
 +
 +
* Le bus I2C différentiel fonctionne mieux avec une tension d'alimentation 5 V sur VIN (ainsi que pour les signaux SDA/SCL (la broche de donnée/horloge du bus I2C);
 +
* Si votre bus I2C utilise un niveau logique différent (eg: 3.3v), nous vous recommandons d'utiliser {{pl|131|un convertisseur de niveau logique (Level Shifter, comme celui-ci)}}.
 +
* La carte n'inclus pas de résistance pull-up sur SDA et SCL. [http://df.mchobby.be/datasheet/jstbit_I2C_differential_extender_datasheet.pdf Référez vous à la fiche technique (2MB pdf) pour plus d'information sur l'utilisation de cette carte] (''pdf, SjtBit).
29 917

modifications

Menu de navigation